您好、欢迎来到现金彩票网!
当前位置:246天天好彩免费大全 > 调制传递函数 >

应用于电能计量芯片中Σ-△ADC的数字抽取滤波器的设计

发布时间:2019-06-26 20:35 来源:未知 编辑:admin

  r)作为智能电网的终端计量仪器,不仅需要能够精确计量用户的用电信息,而且还需各种通信功能,如。电力线载波等,以实现自动化远程管理。因此,智能电表在整个智能电网的建设中起着关键性作用。而对于智能电表的核心---电能计量专用芯片(Electrical Measurement Unit,EMU)也提出了更高的要求。目前计量芯片的模数转换

  在Sigma-Delta ADC 中,功耗主要集中在降采样滤波器 。而滤波器的功耗主要由乘法器决定,因此如何减少滤波器中乘法器的个数成为降采样设计的研究重点.HOGENAUE 提出了级联积分梳状滤波器(Cascaded Integrator Com,CIC),由于CIC滤波器无须乘法运算,因此与传统通过FIR 滤波器直接降采样相比,极大地降低了面积与功耗。然而当降采样率较大时,单级CIC 滤波器却无法满足要求,且功耗也相对较大。多级采样交换理论及多相原理从而降低乘法运算次数,该方法的难点在于多相因子的不确定性,且不同的多相因子得到的滤波器结构不一样,功耗也不一样。串行算法实现CIC 从而降低功耗,但串行方法不适合计量芯片中并行的数据处理。文中提出了一种级联抽取的方法,不仅结构简单,也易于实现,完全满足电能计量的需求。前级为CIC 滤波器,后级为HBF 滤波器,实现128 倍的抽取。由于HBF 只适用于2 倍抽取,因此前级CIC 降采样率为64 倍。对HBF 的非零系数采用有符号CSD 编码,进一步减少了电路功耗。

  降采样的倍数为R,相对于积分级,梳状级的采样频率为FS / R,它的传递函数:

  其中M 为延迟因子,控制梳状级的频率响应,在设计中,M 的取值一般为1 或2.

  CIC 滤波器的优点是结构非常有规律,由若干级积分级与梳状级级联组成,且内部无须乘法运算,因此,在变速率系统中得到了广泛的应用。但随着降采样率的增加,内部寄存器的宽度以及功耗将会成倍的增加。电能计量芯片Sigma – Delta 的采样频率为1792kHz,后续数字信号处理的频率为14kHz,因此,在本设计中,为了实现128 倍的降采样,采用了分级抽取的方法。降采样滤波器的总体框架如图2 所示 。

  由于Σ-△为二阶调制器,因此,三阶CIC 滤波器即可达得很好的抽取效果。假定延迟因子为1,则内部寄存器的长度L = (N*(log2R ) + 1) 为19bit.采样定点算法,内部寄存器量化为Sfix34. En15,输出为Sfix24. En23.由CIC 滤波器的结构以及幅值响应公式可知,当R 足够大时,信号通过CIC 滤波器时,幅值将会被放大[RM]N 倍,此设计中为643 ,因此,需将CIC输出右移18 位,消除增益对信号的影响。图3 为通过MATLAB仿线. 1)幅频特性曲线 半带滤波器的设计

  第二级的抽取滤波器用于衰减经过第一级梳状滤波器后混叠在基带内的信号分量和量化噪声分量。由于电能计量对信号有严格的线性相位要求,所以必须采用FIR 型滤波器。半带滤波器是一种特殊的线性相位滤波器,它的偶数系数都为零(中间位系数为0. 5),因此其实现滤波的运算量与同样长度的其它线性相位滤波器相比减少一半,这将进一步减小芯片面积。降低电路的功耗。

  综合考虑芯片面积以及系统的频率响应,HBF 设定为6 阶。考虑到正弦信号的高次谐波以及CIC 补偿滤波器的通带频率,HBF 的通带频率设定为2. 5kHz.

  HBF 的运算包括乘法以及加法,而乘法运算的功耗最大。传统的乘法运算采用移位相加的原理,相加次数等于乘数中1 的个数,因此减少乘数中1 的个数即可降低乘法电路的功耗.CSD 编码正好满足这一要求,经过CSD 编码后,将乘法系数中1 的个数降到最低,从而减少加法(或减法)的次数.CSD 编码含三重值{1,0,-1},编码原则是从最低有效位开始,用100…0(-1) 来取代所有大于2 的1 序列。例如上述HBF中乘法系数b (3)= 0. 02,量化后b(3)= 48′h24EC98258D1E(Sfix48_En47),则对应的CSD 编码b (3)= 0+00+0+000-0-00+0+0-00000+0+0-0-00+0-0+00+000-0(“+”表示1,“-”表示负1)。

  x(n)*b(3) = – (x(n) 《 《 1) + x(n) 《 《 5 + x(n)《 《 8 – (x(n) 《 《 10) + x(n) 《 《 12 + … + x(n)《 《 40 + x(n) 《44,因此,经CSD 编码后, b (3)的乘法运算变成只有10 次加法和7 次减法运算,与传统的移位相加相比,减少了运算的次数,从而降低了HBF 的功耗。

  当R 足够大时,补偿滤波器的响应接近反SINC 函数,因此补偿滤波器也称之为反SINC 滤波器。

  在图3 中,衰减点在1kHz 左右,而从图5 中可以看出,加入补偿滤波器后,衰减点出现在2. 5kHz 左右,因此,补偿滤波器可以很好地克服由于CIC 滤波器在通带内幅值衰减的问题。

  为14kHz.CIC 滤波器的降采样率R =64.根据经验,当CIC 滤波器的阶数比Sigma-Delta 调制器的阶数高一阶时可以达到较好的效果,因此,本CIC 滤波器设定为3 阶,延迟因子为1.半带滤波器采样频率为28kHz,通过MATLAB仿线kHz 可以满足系统要求。在实验过程中利用

  本设计根据电能计量芯片的要求,对Sigma-Delta降采样滤波器进行优化设计。由于单级CIC 滤波器在实现高倍降采样率时功耗大,效果不理想,因此,本设计对128 倍的降采样进行分级抽取,前级采用CIC 滤波器进行64 倍抽取,后级采用半带滤波器实现2 倍抽取。在HBF 的实现过程中采用对称结构以及CSD 编码,减少运算过程中乘法的次数以及乘法运算过程中移位相加次数,降低了电路功耗。与传统方法相比,经优化后,电路面积减少8% ,功耗降低15% .

  本测量系统研制成功后,已经过了三个月的海试,工作稳定,达到了预期的设计要求,取得了较好的效果。采用加....

  PCI Express (PCIe)即将于2021年迎来6.0规范,意味着其数据传输速率将高达64G....

  LED封装大厂亿光、 芯片大厂晶电两年多前全力布局Mini LED,随着车用、电竞等高阶显示器需求日....

  近日,聚灿光电发布2018年报问询函回复公告。就深交所问询的关于2018毛利率大幅下滑等八个问题,聚....

  本文档的主要内容详细介绍的是DSP硬件课程的三个实验报告资料合集免费下载包括了:实验一:常规指令实验....

  浦东新区集成电路产业规模已突破1千亿元 未来将更加注重应用场景和设计引领

  6月25日,上海市政府新闻办举行市政府新闻发布会,解读上海最新出台的《关于支持浦东新区改革开放再出发....

  中国科学院电工研究所联合中国计量科学研究院、国家纳米科学中心共同构建了国内首台可溯源计量型扫描电子显....

  据介绍,上海石电能源有限公司的正式成立,建立了符合市场要求、合作共赢、责任风险共担的现代企业运行机制....

  专家表示,由于5G使用频段比较高,要求部署密度比较大。在寸土寸金的城市,未来利用灯杆、电线杆、电塔等....

  6月25日,据路透社消息,美国存储器芯片制造商美光表示,已恢复向华为出货部分芯片。

  近期中美大打贸易战,华为被美国断供的事件闹得沸沸扬扬。所谓断供,主要就是禁止高科技零件比如芯片出售给....

  南方电网公司近日明确提出“数字南网”建设要求,将数字化作为该公司发展战略的实现路径之一,加快部署数字....

  据外媒报道,三位知情人士近日表示,继去年被欧盟罚款9.97亿欧元(约合11.3亿美元)之后,高通公司....

  你好!想选一款极低功耗,固定输出3.6V,电流100mA左右的LDO,能否推荐一个型号。谢谢! 还有:TI 在没有一款低压降(V...

  柔性打印技术与半导体的结合,看似是一种全新的尝试。实际在我们的身边,已经有越来越多的成果预示着柔性打....

  “后摩尔时代”随着先进工艺瓶颈期的到来,晶圆代工巨头台积电、三星和英特尔将战场延伸到了先进封装领域。

  台积电近期可谓接连遭遇阵痛,三星抢走高通大单,华为减产,存储市场进展失利。

  霍金弟子Alan Yuille在前不久发表言论称,至少在计算机视觉领域,深度学习的瓶颈已至。然而,人....

  台积电近期可谓接连遭遇阵痛,三星抢走高通大单,华为减产,存储市场进展失利。

  我认为该计划存在错误: 检查数据表(以及由我自己构建的板),红线)是错误的,并且需要蓝线)。 我之前已经销...

  我的REF2912输入是2.5V,输出总是坏,手册推荐的是不用加电容,可是我不加电容的线uF的...

  台积电自主设计的Arm芯片 This 面世,常用目前最先进 7nm制程工艺!

  目前,台积电7nm制程工艺主要被AMD第三代锐龙平台使用,并且帮助锐龙处理器在主频上追上了英特尔。

  众所周知,大脑是人体神经系统中最高级的部分,支配着人体的一切生命活动。那么对于固态硬盘 SSD 来说....

  针对AI算法厂商纷纷将算法芯片化的趋势,近期,全球知名的EDA工具厂商新思科技(Synopsys)推....

  ETA9640是一个完全集成的电源管理单元,专门为电源组、移动充电器、备用电池充电器应用而设计。它由....

  2013年3月13日*信号分析仪基础和新应用网络广播*的问题与解答*问题:*不改变滤波器的带宽会使带宽增加的平方根降低噪声(10倍减少...

  作者:Glenn Morita 虽然人们普遍认为电容是解决噪声相关问题的灵丹妙药,但是电容的价值并不仅限于此。设计人员常常只想到添...

  这一技术是一种有助于减少离散时间滤波器使用电容器数量的电路技术,与当前的技术相比可省去大约一半的电容器。采用这些技术的13...

  1.两种滤波器都是数字滤波器。根据冲激响应的不同,将数字滤波器分为有限冲激响应(FIR)滤波器和无限冲激响应(IIR)滤波...

  最近使用一个16位模块,希望找一个芯片可以扩展IO,这样就不用占用ST太多的IO了,有什么建议啊各位...

  直流电机驱动多种多样,但是驱动原理却是恒定不变的。电机速度的调控总的来说有三种:弱磁升速,调压调速和....

  据彭博社报道,三位熟知内情的消息人士透露,欧盟可能会再次对高通处以反垄断罚款。在一年以前,高通已经由....

  英伟达和高通为何考虑转向三星 有哪些要素将影响芯片巨头对代工厂商的抉择

  近日有消息称,英伟达下一代安培架构GPU及高通下一代处理器将采用三星7nm EUV工艺,三星或将打破....

  6月24日消息,聚灿光电发布2018年业绩报告,公司营业收入55871.89万元,同比下降10.02....

  BGA焊台一般也叫BGA返修台,它是应用在BGA芯片有焊接问题或者是需要更换新的BGA芯片时的专用设....

  在本月初于日本东京举办的VLSI Symposium(超大规模集成电路研讨会)期间,台积电展示了自己....

  5G天线滤波器一体化产品自动化生产线目前已正式量产,是全球首个正式落地的天馈一体化项目。通宇通讯基站....

  SKG12UR 定位模组,集成单频算法,同时支持 BDS、GPS 双星系统,配合全国北斗增强网的高精....

  前言:本文旨在介绍一种简单的介质波导双模滤波器设计方法,用以指导滤波器工程师设计基站介质波导滤波器。 ...

  据报道,由于中美贸易摩擦愈演愈烈,韩国内存芯片大厂SK海力士有意放缓在中国工厂的投产计划。

  韩媒称,像人一样执行各种业务的“人工智能秘书”,有望在3年至5年内实现商用化。看起来虽然简单,但人工....

  NI (美国国家仪器公司,National Instruments,简称 NI) ,是一家以软件为中....

  根据最新报告,台积电今年Q2季度占据了全球晶圆代工市场份额的49.2%,一家就相当于其他所有晶圆代工....

  近年来,中国LED显示屏市场有两个趋势最为明显:一是市场产品价格的下跌;二是渠道的进一步下沉;如今它....

  国家电网有限公司深入贯彻习总书记“北京2022年冬奥会是我国重要历史节点的重大标志性活动,是展现....

  半导体积淀的是人类科技实力和商业文明的全部精华,中国的鼎新者们走在“渐进主义”的道路上卧薪尝胆,让专....

  随着最先进工艺不断向7nm、5nm、2nm迈进,半导体行业面临最大的挑战是找到长远的发展之路。

  在 5G 战火纷飞之际,无论是基础运营商、芯片商还是手机厂商,均以排兵布阵准备良久,只为等待“万箭齐....

  过去几十年里,摩尔定律让处理器的性能快速提升,随着摩尔定律的放缓,性能和需求之间的矛盾日益明显。一面....

  在每天接触到的很多电子器件中,大多都含有芯片或芯片组。怎么可以看出来呢?现在的国人还有几个没有手机,....

  CSP封装是最新一代的内存芯片封装技术,其技术性能又有了新的提升。CSP封装可以让芯片面积与封装面积....

  近日,中芯国际举行了股东周年大会,选举了新一届董事会成员,周子学继续当选董事长,联席CEO赵海军以及....

  近日,著名的IC数据统计机构,发布了全球IC市场份额排名,其中中国大陆市场份额仅为3%,而美国则超过....

  FPGA是一种半定制电路,主要应用于专用集成电路,在航空航天/国防、消费电子、电子通讯等领域有着不可....

  在过去20年的大部分时间里,高通在无线芯片技术领域一直处于领先地位。然而,其利用这种优势与手机制造商....

  近日,在“G2 and Beyond:全球产业秩序的解构与创新”论坛上,鸿海创始人郭台铭和软银创始人....

  近日华为在武汉举行华为nova 5发布会,并发布了麒麟全新8系列首款芯片——麒麟810。

  信息开关二极管专为高速开关应用而设计。 引线%哑光锡(锡) 合格回流温度:260°C 极小型SOD-523封装 适用于汽车和其他应用的S前缀,需要独特的现场和控制变更要求; AECQ101合格且PPAP能力 电路图、引脚图和封装图

  信息开关二极管专为高速开关应用而设计。 可提供无铅封装* 电路图、引脚图和封装图

  信息开关二极管设计用于超高速开关应用。该器件采用SC-70封装,专为低功耗表面贴装应用而设计。 可提供无铅封装 适用于汽车和其他应用的S前缀,需要独特的站点和控制变更要求; AECQ101合格且PPAP能力 电路图、引脚图和封装图

  信息小信号二极管 低正向压降 快速开关 非常小的薄型 最大剖面高度为0.43mm 尺寸为1.0 x 0.6mm

  信息 BAS16P2T5G开关二极管是我们广受欢迎的SOT-23三引线器件的衍生产品。它专为开关应用而设计,安装在SOD-923表面该封装非常适合低功率表面贴装应用,其中电路板空间非常宝贵。 极小的SOD-923封装

  BAS16 (Legacy Fairchild)开关二极管,85 V 200 mA

  信息采用SOT-563封装的双开关二极管。 引脚表面处理:100%无光泽锡(锡) 合格回流焊温度:260°C 超小型SOD-523封装 适用于汽车和其他应用的S前缀,需要独特的现场和控制变更要求; AECQ101合格且PPAP能力 电路图、引脚图和封装图

  信息开关二极管专为高速开关应用而设计。该器件采用SC-75表面贴装封装,非常适合自动插入。 低漏电流应用 中速开关时间 这些器件是无铅,无卤素/ BFR,符合RoHS标准

  信息开关二极管专为高速开关应用而设计。 S汽车及其他应用的前缀,需要独特的现场和控制变更要求; AECQ101合格且PPAP能力 电路图、引脚图和封装图

  信息开关二极管专为高速开关应用而设计。该器件采用SOT-23表面贴装封装,非常适合自动插入。 低漏电流应用 中速开关时间 8 mm卷带和卷盘 - 使用BAS116LT1订购7英寸/ 3,000单位卷轴 Pb - 免费套餐。 汽车和其他应用的S前缀,需要独特的站点和控制变更要求; AECQ101合格且PPAP能力 电路图、引脚图和封装图

  信息开关二极管专为高速开关应用而设计。该器件采用SOT-23表面贴装封装,非常适合自动插入。 无铅封装可用 电路图、引脚图和封装图

  信息 A5191HRT是一款单芯片CMOS调制解调器,适用于高速公路可寻址远程传感器(HART)现场仪表和主机。调制解调器和一些外部无源组件提供满足HART物理层要求所需的所有功能,包括调制,解调,接收滤波,载波检测和发送信号整形。 A5191HRT与SYM20C15引脚兼容。有关引脚与SYM20C15兼容性的详细信息,请参见引脚说明和功能描述部分。 A5191HRT使用每秒1200位的相位连续频移键控(FSK)。为了节省功率,接收电路在发送操作期间被禁用,反之亦然。这提供了HART通信中使用的半双工操作。 低功耗 Bell 202移位频率为1200 Hz和2200 Hz 单芯片,半 - 双工1200比特FSK调制解调器 发送信号波形整形 接收带通滤波器 满足HART物理层要求 CMOS兼容 电路图、引脚图和封装图...

  CAT25128 128-kb SPI串行CMOS EEPROM存储器

  信息 CAT25128是一个128 kb串行CMOS EEPROM器件,内部组织为16kx8位。它具有64字节页写缓冲区,并支持串行外设接口(SPI)协议。该器件通过片选()输入启用。此外,所需的总线信号是时钟输入(SCK),数据输入(SI)和数据输出(SO)线。 输入可用于暂停与CAT25128设备的任何串行通信。该器件具有软件和硬件写保护功能,包括部分和全部阵列保护。片上ECC(纠错码)使该器件适用于高可靠性应用。适用于新产品(Rev. E) ) 20 MHz SPI兼容 1.8 V至5.5 V操作 硬件和软件保护 低功耗CMOS技术 SPI模式(0,0和1,1) 工业和扩展温度范围 自定时写周期 64字节页写缓冲区 块写保护 - 保护1 / 4,1 / 2或全部EEPROM阵列 1,000,000编程/擦除周期 100年数据保留

  8引脚PDIP,SOIC,TSSOP和8焊盘TDFN,UDFN封装 此器件无铅,无卤素/ BFR,符合RoHS标准 具有永久写保护的附加标识页...

  CAT25256 256-kb SPI串行CMOS EEPROM存储器

  信息 CAT25256是一个256 kb串行CMOS EEPROM器件,内部组织为32kx8位。它具有64字节页写缓冲区,并支持串行外设接口(SPI)协议。该器件通过片选()输入启用。此外,所需的总线信号是时钟输入(SCK),数据输入(SI)和数据输出(SO)线。输入可用于暂停与CAT25256设备的任何串行通信。该器件具有软件和硬件写保护功能,包括部分和全部阵列保护。片上ECC(纠错码)使该器件适用于高可靠性应用。适用于新产品(Rev. E) ) 20 MHz(5 V)SPI兼容 1.8 V至5.5 V电源电压范围 SPI模式(0,0)和(1,1) ) 64字节页面写缓冲区 具有永久写保护的附加标识页(新产品) 自定时写周期 硬件和软件保护 100年数据保留 1,000,000编程/擦除周期 低功耗CMOS技术 块写保护

  - 保护1 / 4,1 / 2或整个EEPROM阵列 工业和扩展温度范围 8引脚PDIP,SOIC,TSSOP和8焊盘UDFN和TDFN封装 此器件无铅,无卤素/ BFR,符合RoHS标准...

  信息 CAT25040是一个4-kb SPI串行CMOS EEPROM器件,内部组织为512x8位。安森美半导体先进的CMOS技术大大降低了器件的功耗要求。它具有16字节页写缓冲区,并支持串行外设接口(SPI)协议。该器件通过片选()启用。此外,所需的总线信号是时钟输入(SCK),数据输入(SI)和数据输出(SO)线。 输入可用于暂停与CAT25040设备的任何串行通信。该器件具有软件和硬件写保护功能,包括部分和全部阵列保护。 20 MHz(5 V)SPI兼容 1.8 V至5.5 V电源电压范围 SPI模式(0,0和1,1) 16字节页面写入缓冲区 自定时写入周期 硬件和软件保护 块写保护 - 保护1 / 4,1 / 2或整个EEPROM阵列 低功耗CMOS技术 1,000,000编程/擦除周期 100年数据保留 工业和扩展温度范围 PDIP,SOIC,TSSOP 8引脚和TDFN,UDFN 8焊盘封装 这些器件无铅,无卤素/ BFR,符合RoHS标准...

  信息 CAT25080 / 25160是8-kb / 16-kb串行CMOS EEPROM器件,内部组织为1024x8 / 2048x8位。它们具有32字节页写缓冲区,并支持串行外设接口(SPI)协议。该器件通过片选()输入启用。此外,所需的总线信号是时钟输入(SCK),数据输入(SI)和数据输出(SO)线。 输入可用于暂停与CAT25080 / 25160设备的任何串行通信。这些器件具有软件和硬件写保护功能,包括部分和全部阵列保护。 10 MHz SPI兼容 1.8 V至5.5 V电源电压范围 SPI模式(0,0和1,1) 32字节页写缓冲区 自定时写周期 硬件和软件保护 块写保护 - 保护1 / 4,1 / 2或全部EEPROM阵列 低功耗CMOS技术 1,000,000个编程/擦除周期 100年数据保留 工业和扩展温度范围 符合RoHS标准的8引脚PDIP,SOIC,TSSOP和8焊盘TDFN,UDFN封装...

  信息 MC10 / 100EP32是一个集成的2分频器,具有差分CLK输入。 V 引脚是内部产生的电源,仅适用于该器件。对于单端输入条件,未使用的差分输入连接到V 作为开关参考电压。 V 也可以重新连接AC耦合输入。使用时,通过0.01μF电容去耦V 和V ,并限制电流源或吸收至0.5mA。不使用时,V 应保持开路。复位引脚是异步的,并在上升沿置位。上电时,内部触发器将达到随机状态;复位允许在系统中同步多个EP32。 100系列包含温度补偿。 350ps典型传播延迟 最大频率

  4 GHz典型 PECL模式工作范围:V = 3.0 V至5.5 V V = 0 V NECL模式工作范围:V = 0 V ,其中V = -3.0 V至-5.5 V 打开输入默认状态

http://rencalago.com/diaozhichuandihanshu/363.html
锟斤拷锟斤拷锟斤拷QQ微锟斤拷锟斤拷锟斤拷锟斤拷锟斤拷锟斤拷微锟斤拷
关于我们|联系我们|版权声明|网站地图|
Copyright © 2002-2019 现金彩票 版权所有